输出时,可能改变绕组间的绝缘强度,特别在单槽骨架中,严重时会引起匝间击穿短路。
为了减小匝间电容,可以选择介电常数较低的漆包线,也可以增大绕组匝间的距离,也可以用多槽的骨架进行分段绕制。从整体来看,匝间电容的影响相对于其他的分布电容来说,几乎可以忽略。
层间电容指的是变压器每个单独绕组各层之间的电容。需要有2个以上绕组层变压器才有。层间电容占变压器总分布电容的比例相当大,会加大MOSFET与次级Diode的电压应力,使EMC变差。
减小层间电容有多种方法,可以增大绕组层间距离,如采用三重绝缘线; 也可以选择绕线面积较宽的骨架; 还可以采用交叉堆叠绕法来降低层间电容。各种方法都有它的优缺点。
绕组电容就是指绕组之间产生的电容,比如说初级绕组Np与次级绕组Ns之间的电容。
绕组间电容是共模的重要通路,所以对EMI很不利;一般减小方法是采用增加绝缘厚度,增加法拉第屏蔽层等方法来减少绕组间电容。
给电路带来的不利影响,提出了一种补偿方法,并进行了仿真和实验。介绍了高
对输出波形的影响 /
与屏蔽 实际电路都是由非理想元件组成的,在设计中可能会遇到许多预料不到的情况。在调试如图1所示的普通全桥电源时,输出不是料想中平稳的
电感线圈匝与匝之间、层与层之间、线圈与地之间以及线阳与屏蔽盒之间所具有的
原理分析 实际电路都是由非理想元件组成的,在设计中可能会遇到许多预料不到的情况。在调试如图1所示的普通全桥电源时,输出不是料想中
的区别 /
大小取决于电缆的几何尺寸、电缆的长度和绝缘材料等,它由两个存在压差而又相互绝缘的导体所构成。
的影响 /
看似微不足道,但它们对电路的性能和行为产生明显的影响。在这篇文章中,我们将探讨
硬核科普】PCB工艺系列—第01期—基板覆铜板 #PCB #pcb设计 #PCBA